Centro de asistencia de PI PHY del transceptor
El Centro de asistencia de PI PHY del transceptor proporciona información sobre cómo seleccionar, diseñar e implementar los enlaces de PI PHY del transceptor.
El centro de asistencia de PI PHY del transceptor proporciona información sobre cómo seleccionar, diseñar e implementar enlaces de transceptor para dispositivos Agilex™ 7, Agilex™ 5, Stratix® 10, Arria® 10 y Cyclone® 10. También hay pautas sobre cómo abrir el sistema y depurar los enlaces del transceptor. Esta página está organizada en categorías que se alinean con un flujo de diseño de sistema de transceptor de alta velocidad de principio a fin.
Obtenga soporte adicional para el diseño del protocolo de interfaz de FPGA de Agilex™ 7 y el diseño del protocolo de interfaz de FPGA de Agilex™ 5, recorridos guiados paso a paso para los flujos de desarrollo estándar que muestran los recursos y la documentación críticos clave.
Para otros dispositivos, busque en las Colecciones de asistencia de dispositivos y productos.
Empezar
- Hoja de datos del dispositivo Agilex™ 7 FPGAs y SoCs: series F e I
- Descripción general del dispositivo de FPGAs y sistemas integrados en chip Agilex™ 7
- Descripción general del dispositivo de FPGAs y sistemas integrados en chip Agilex™ 5
- Guía de usuario de PHY del transceptor E-Tile
- Guía del usuario de IP dura FPGA Ethernet de F-Tile
- AN 886: directrices de diseño de dispositivos Agilex™ 7
1. Selección de dispositivo e IP
¿Qué FPGA familia de dispositivos debería usar?
Tabla 1 - Compatibilidad con variantes de dispositivos y características |
|||||||||
---|---|---|---|---|---|---|---|---|---|
Dispositivo | Agilex™ 7 | Stratix® 10 | Arria® 10 | Cyclone® 10 | |||||
Variante del dispositivo | AGF E-Tile | GX/SX L-Tile | GX/SX H-Tile | MX/TX E-Tile | SX(3) | GX(3) | GT(4) | GX | |
Velocidad de datos máxima (Chip a chip)(1)(7) |
Canales GX | - | - | 17,4 Gbps | - | 17,4 Gbps | 17,4 Gbps | 17,4 Gbps | 12,5 Gbps |
Canales GXT | - | 26,6 Gbps | 28,3 Gbps | 28,3 Gbps | - | - | 25,8 Gbps | - | |
Canales GXE | 28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
- | - | 28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
- | - | - | - | |
Velocidad de datos máxima (Backplane)(8) |
Canales GX | - | 12,5 Gbps | 28,3 Gbps | 28,3 Gbps | 12,5 Gbps | 12,5 Gbps | 12,5 Gbps | 6,6 Gbps |
Canales GXT | - | 12,5 Gbps | 28,3 Gbps | 28,3 Gbps | - | 12,5 Gbps | 12,5 Gbps | - | |
Canales GXE | 28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
- | - | 28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
- | - | - | - | |
Canales máximos por dispositivo | Canales GX | - | 96 | 96 | - | 96 | 72 | 72 | 12 |
Canales GXT | - | 32 | 64 | 24 | - | 6 | 6 | - | |
Canales GXE | 24 (y 32 P-Tile) | - | - | 120 | - | - | - | - | |
IP duro | Un PCIe Gen2 x4 por dispositivo. | Ethernet 10G/25G/100G con capacidad 1588 opcional + RS-FEC (528, 514)/RS-FEC (544, 514) | PCIe Gen3 x16 hasta 4 por dispositivo | MAC Ethernet de 50/100 Gbps hasta 4 por dispositivo PCIe Gen3 x16 hasta 4 por dispositivo SR-IOV (cuatro PF/2K VF) (6) | Ethernet 10G/25G/100G con capacidad 1588 opcional + RS-FEC (528, 514)/RS-FEC (544, 514) | PCIe Gen3 x16 hasta 4 por dispositivo | PCIe Gen3 x16 hasta 4 por dispositivo | PCIe Gen3 x16 hasta 4 por dispositivo | PCIe* Gen3 x8 hasta 4 por dispositivo |
La compatibilidad con SR-IOV no está disponible. | |||||||||
Notas:
|
FPGA hojas de datos del dispositivo
- Hoja de datos del dispositivo Agilex™ 7 FPGAs y SoCs: series F e I
- Hoja de datos del dispositivo Agilex™ 7 FPGAs y SoCs: serie M
- Hoja de datos del dispositivo Agilex™ 5 FPGAs y SoCs
- Stratix® 10 Hoja de datos del dispositivo
- Arria® 10 Hoja de datos del dispositivo
- Hoja de datos del dispositivo Cyclone® 10 GX
Recursos adicionales
Consulte el capítulo Descripción general de las siguientes guías de usuario:
Tema | Agilex™ 7 | Stratix® 10 | Arria® 10 | Cyclone® 10 |
---|---|---|---|---|
Recursos adicionales |
2. Flujo de diseño e integración de IP
¿Dónde puedo encontrar información sobre el uso del transceptor?
- AN 778: uso del transceptor Stratix® 10
- Herramienta de colocación de canal E-Tile
- Herramienta de colocación de canal F-Tile
Utilice la herramienta de colocación de canal E-Tile junto con las directrices de conexión de pines de la familia de dispositivos Stratix® 10 para planificar rápidamente las ubicaciones de protocolos en el E-Tile antes de leer documentación completa e implementar diseños en el software Quartus® Prime. La herramienta de colocación de canal E-Tile basada en Excel se complementa con pestañas de instrucciones, leyenda, revisión y protocolos.
Tema | Agilex™ 7 | Agilex™ 5 | Stratix® 10 | Arria® 10 | Cyclone® 10 |
---|---|---|---|---|---|
¿Qué recomendaciones de diseño debo tener en cuenta? | |||||
¿Dónde puedo encontrar información sobre la integración de PI PHY del transceptor? | |||||
¿Dónde puedo encontrar información sobre la asignación del registro de PI PHY del transceptor? | |||||
Directrices para la configuración analógica | |||||
Recursos adicionales |
3. Diseño de la placa y administración de energía
Tema | Agilex™ 7 | Agilex™ 5 | Stratix® 10 | Arria® 10 | Cyclone® 10 | Max® 10 | Stratix® V | Arria® V | Cyclone® V | máximo® V |
---|---|---|---|---|---|---|---|---|---|---|
Pautas de diseño de placa |
||||||||||
Directrices para la conexión de pines | ||||||||||
Revisión de diagramas | ||||||||||
Gestión de energía |
Herramientas y modelos de simulación
Analizador de enlaces avanzado
El Advanced Link Analyzer es una herramienta de análisis de enlaces de ojo de ruido / fluctuación de última generación que le permite evaluar rápida y fácilmente el rendimiento de los enlaces serie de alta velocidad. Es una herramienta de prediseño ideal para ayudarle a comprender cómo FPGA soluciones pueden adaptarse a los requisitos de su sistema. También es una herramienta eficaz para la asistencia posterior al diseño con el fin de ayudar en la depuración y validación.
Modelos
- Guía del usuario de Advanced Link Analyzer
- Modelos IBIS para dispositivos FPGA
- Modelos SPICE para FPGAs
Guías de usuario del kit de desarrollo
Tema | Agilex™ 7 | Stratix® 10 | Arria® 10 |
---|---|---|---|
Guías de usuario del kit de desarrollo |
4. Interoperabilidad y pruebas de estándares
Tema | Agilex™ 7 | Agilex™ 5 | Stratix® 10 | Arria® 10 | Cyclone® 10 | Max® 10 |
---|---|---|---|---|---|---|
Aplicaciones | ||||||
Modelos |
5. Ejemplos de diseño y diseños de referencia
Tema | Agilex™ 7 | Stratix® 10 | Arria® 10 | Cyclone® 10 |
---|---|---|---|---|
Ejemplos de diseño y diseños de referencia |
6. Cursos y videos de capacitación
Cursos de formación recomendados
Tema |
Descripción |
---|---|
Temporización E-Tile | Obtenga información sobre los relojes de referencia disponibles en el E-tile, y los relojes de ruta de datos del transceptor E-tile se generan y distribuyen. |
Entrenamiento básico del transceptor GTS | Esta capacitación presenta los conceptos básicos del transceptor Agilex™ 5 FPGA GTS que está optimizado para una amplia variedad de aplicaciones. |
Entrenamiento del Kit de herramientas del transceptor | Este entrenamiento en línea le presentará el kit de herramientas del transceptor que se encuentra en el software Quartus® Prime Pro y características como Auto Sweep y Eye Viewer. |
Aspectos básicos del transceptor para dispositivos de 20 nm y 28 nm |
Conozca los módulos básicos que se encuentran en los transceptores de FPGA de 20 y 28 nm que se utilizan para admitir una variedad de protocolos de alta velocidad. |
Conozca los módulos básicos que se encuentran en los transceptores Stratix® 10 FPGA utilizados para admitir una variedad de protocolos de alta velocidad. |
|
Creación de una capa PHY del transceptor Stratix® 10 FPGA | Aprenda a definir los tres recursos que componen una solución de capa PHY del transceptor Stratix® 10 FPGA, a saber, el PHY del transceptor, el PLL del transceptor y el controlador de restablecimiento del transceptor. |
Kit de herramientas del transceptor para dispositivos Arria® 10 |
Aprenda a depurar y ajustar dinámicamente la configuración analógica de sus transceptores FPGA Arria® 10 y Cyclone® 10. |
Acondicionamiento de señal avanzado para transceptores Arria® 10 FPGA |
Conozca las capacidades analógicas de los transceptores FPGA Arria® 10 y cómo usarlas para mejorar el desempeño del enlace. |
Aprenda a crear una implementación de transceptor personalizada utilizando los bloques de IP del transceptor Arria® 10 y Cyclone® 10 FPGA. |
|
Conozca los recursos de temporización que se encuentran en los bloques de transceptor FPGA Arria® 10 y Cyclone® 10. |
Tema |
Descripción |
---|---|
Herramienta de colocación de canal F-Tile | La herramienta de colocación de canal F-Tile, junto con las directrices de conexión de pines de la familia de dispositivos, le permite planificar rápidamente las ubicaciones de protocolos en el producto antes de leer una documentación completa e implementar diseños en el software Quartus® Prime Pro. |
FPGA Videos rápidos
Título |
Descripción |
---|---|
Video de demostración del transceptor 17G | Vea en nuestro laboratorio los primeros dispositivos Agilex™ 5 FPGA serie E del grupo B que ejecutan transceptores de 17 Gbps. |
Arria® 10 Configuración de dispositivo de un transceptor Simplex |
Vea este video para aprender a colocar un transceptor simplex de dispositivo Arria® 10 con reconfiguración dinámica en el mismo canal de transceptor físico. |
Reconfiguración dinámica de un transceptor de dispositivos Arria® 10 |
Vea este video para aprender a realizar cambios en la velocidad de datos mediante la conmutación de bucle de bloqueo de fase (PLL) de transmisión (TX) y el transmisor integrado en Arria® 10 dispositivos. |
Cómo utilizar el kit de herramientas del transceptor, parte 1 |
Vea este video de cuatro partes para aprender a usar la aplicación Kit de herramientas del transceptor, que se muestra en un kit de desarrollo de FPGA Arria® 10. Este video explica cómo obtener la configuración óptima de conexión al medio físico (PMA) para el transceptor. |
Cómo utilizar el kit de herramientas del transceptor, parte 2 |
Vea este video de cuatro partes para aprender a usar la aplicación Kit de herramientas del transceptor, que se muestra en un kit de desarrollo de FPGA Arria® 10. Este video explica cómo obtener la configuración de PMA óptima para el transceptor. |
Cómo utilizar el kit de herramientas del transceptor, parte 3 |
Vea este video de cuatro partes para aprender a usar la aplicación Kit de herramientas del transceptor, que se muestra en un kit de desarrollo de FPGA Arria® 10. Este video explica cómo obtener la configuración de PMA óptima para el transceptor. |
Cómo utilizar el kit de herramientas del transceptor, parte 4 |
Vea este video de cuatro partes para aprender a usar la aplicación Kit de herramientas del transceptor, que se muestra en un kit de desarrollo de FPGA Arria® 10. Este video explica cómo obtener la configuración de PMA óptima para el transceptor. |
Aprenda los conceptos básicos de la función de preénfasis del transceptor Arria® 10. Compare la forma de onda simulada con las mediciones de silicio. |
|
Realización de la reconfiguración dinámica para el transceptor de dispositivos Arria® 10 |
Mire este video para aprender a realizar cambios en la velocidad de datos mediante la conmutación TX PLL con el transmisor integrado en Arria® 10 dispositivos. |
Reconfigure los transceptores de Arria® 10 dispositivos mediante un transmisor integrado |
Mire este video para aprender a realizar una reconfiguración dinámica con el transceptor de dispositivos Arria® 10 Standard PCS mediante el transmisor integrado. |
Uso del modelo IBIS-AMI para estimar la integridad de señal de Arria® transceptor de dispositivos 10 |
Vea este video para aprender a realizar una simulación de integridad de señal con el modelo IBIS-AMI del transceptor de dispositivos Arria® 10 en el analizador de vínculos avanzado. Además, este video cubre los informes de diagramas de ojos. |
7. Depuración
Herramientas
Herramienta de depuración de transceptor E-Tile de dispositivos Stratix® 10
La herramienta de depuración consta de dos subherramientas
- La herramienta de estado le permite leer y restablecer los parámetros de PMA y registrarlos en un archivo. También le permite realizar un flujo de adaptación (bucle invertido interno/externo, adaptación inicial), leer y restablecer errores de bits.
- La herramienta de ajuste le permite ajustar el transceptor con configuraciones de parámetros PMA de línea base para 10 Gbps/28 Gbps/56 Gbps y, con parámetros personalizados, le permite barrer los parámetros PMA y registrarlos en un archivo. Utilice esta herramienta para analizar el estado de los canales del transceptor en su dispositivo E-Tile Stratix® 10.
Herramienta de depuración PHY del transceptor L-Tile/H-Tile de 10 dispositivos Stratix®
Esta herramienta de depuración consta de cuatro subherramientas:
- La herramienta de voltaje le permite medir el voltaje en el nodo de muestreo de datos del receptor y el nodo del transmisor
- La herramienta Channel Status le permite verificar el estado bloqueado a los datos de recuperación de datos del reloj del receptor (CDR), el estado de calibración, el estado de bucle invertido y el estado del generador / verificador PRBS
- La herramienta de estado de adaptación le permite verificar los bits registrados de adaptación configurados con la configuración de bits dorados -Los bits dorados son los ajustes de bits recomendados para un registro determinado
- La herramienta de depuración de ojos le permite medir la altura y/o el ancho de los ojos
Utilice esta herramienta para analizar el estado de los canales del transceptor en su dispositivo Stratix® 10 L-Tile/H-Tile
PHY del transceptor de dispositivos Arria® 10 - Analizador de árbol de fallas
Este analizador de árbol de fallas interactivo proporciona pautas para solucionar problemas que puede encontrar al utilizar Arria® PHY del transceptor de dispositivos 10. El analizador consta de tres secciones:
- Depuración de PHY nativo
- Depuración de ajuste de enlaces
- Depuración de reconfiguración dinámica
Utilice este analizador de árbol de fallas para ayudarle a resolver los problemas de PHY del transceptor y presentar su diseño de la manera más eficiente posible. Úselo junto con la herramienta de depuración PHY del transceptor de dispositivos Arria® 10
Herramienta de depuración PHY del transceptor de dispositivos Arria® 10
Esta herramienta de depuración consta de las mismas cuatro subherramientas que la versión Stratix® 10:
- La herramienta de voltaje le permite medir el voltaje en el nodo de muestreo de datos del receptor y el nodo del transmisor
- La herramienta Channel Status le permite verificar el estado bloqueado a los datos de recuperación de datos del reloj del receptor (CDR), el estado de calibración, el estado de bucle invertido y el estado del generador / verificador PRBS
- La herramienta de estado de adaptación le permite verificar los bits registrados de adaptación configurados con la configuración de bits dorados -Los bits dorados son los ajustes de bits recomendados para un registro determinado
- La herramienta de depuración de ojos le permite medir la altura y/o el ancho de los ojos
Utilice esta herramienta para analizar el estado de los canales del transceptor en su dispositivo Arria® 10.
Tema | Agilex™ 7 | Agilex™ 5 | Quartus® Prime1 |
Stratix® 10 | Arria® 10 | Cyclone® 10 |
---|---|---|---|---|---|---|
Notas de la versión de Intellectual Property (IP) Core |
|
|||||
FPGA erratas del dispositivo | ||||||
Guías del usuario (consulte el capítulo sobre funciones de depuración de las siguientes guías del usuario) |
1. Las notas de la versión de PI PHY nativa del transceptor ahora se encuentran en las notas de la versión de Quartus® Prime Design Suite.
Guía de mapeo de registros del transceptor
Tema | Agilex™ 7 | Agilex™ 5 | Quartus® Prime | Stratix® 10 | Arria® 10 | Cyclone® 10 |
---|---|---|---|---|---|---|
Guía de mapeo de registros del transceptor |
|
|
|
|||
Recursos adicionales |
El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.