Compatibilidad con procesamiento de señales digitales
La evolución de la tecnología está mejorando más allá de las capacidades tradicionales de los dispositivos de procesamiento digital de señales (DSP) programables. El grado de flexibilidad que ofrece la lógica programable y los beneficios de rendimiento asociados hacen que FPGAs y los PLDs sean alternativas cada vez más atractivas para aplicaciones de alto desempeño.
En los sistemas multicanal modernos, donde datos similares llegan a velocidades de muestreo muy altas y están sujetos a transformaciones algorítmicas simultáneas, las implementaciones FPGA con altas velocidades de E/S y estructuras paralelas proporcionan un beneficio tangible a una fracción del costo de un enfoque DSP basado en múltiples procesadores.
La documentación Altera DSP presenta el flujo de diseño comúnmente utilizado en la comunidad de diseño FPGA.
El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.