Cuando se utiliza el kit de desarrollo de sistema integrado en chip-transceptor Agilex™ 7 FPGA serie I, la descripción de cómo se controla el dispositivo de ZL30733 es incorrecta en la sección 4.3. Controle la GUI del controlador de reloj a través del reloj incorporado del kit de desarrollo de sistema integrado en chip-transceptor serie I Agilex™ 7 FPGA I.
La descripción incorrecta es "El controlador de reloj se comunica con el sistema MAX® dispositivo 10 a través de un cabezal JTAG J11 de 10 pines o el puerto USB J10. Luego, el sistema MAX® 10 controla estas piezas de reloj programables a través de un bus I2C de 2 cables".
La descripción se corregirá y actualizará de la siguiente manera:
El controlador de reloj se comunica con el sistema MAX® dispositivo 10/Agilex™ 7 FPGA a través de un cabezal JTAG J11 de 10 pines o un puerto USB J10. El sistema MAX® 10 FPGA controla Si5394/Si5391-A/Si5391-B/Si5332, y el dispositivo Agilex™ 7 FPGA controla ZL30733 a través del bus I2C.