ID del artículo: 000088401 Tipo de contenido: Resolución de problemas Última revisión: 14/03/2023

¿Por qué hps no puede reiniciarse en Intel® Stratix® FPGAs soC 10 y Intel Agilex® 7?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descripción

    Debido a un problema en la Intel® Quartus® software Prime Pro Edition versión 21.3 y posteriores, es posible que el HPS no pueda reiniciarse utilizando el comando "reboot" en Linux si se cumplen ambas condiciones:

    • El dispositivo se programa a través de JTAG
    • MSEL está establecido en el modo ASx4.

    Si se modifica el nCONFIG , es posible que no tenga un impacto en el comportamiento y que el dispositivo requiera un ciclo de alimentación. Se sabe que esto afecta todos los diseños de FPGA de soC Intel® Stratix® 10 y Intel Agilex 7.

     

     

    Resolución

    Este problema se corrigió a partir de la Intel® Quartus® versión 21.4 del software Prime Pro Edition.

    Productos relacionados

    Este artículo se aplica a 3 productos

    FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™ 7
    FPGA de sistema integrado en chip Intel® Stratix® 10 SX
    FPGA Intel® Strantix® 10 TX

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.