Debido a un problema en la versión 21.1 del software Intel® Quartus® Prime Pro Edition, es posible que vea este mensaje de error al simular el ejemplo de diseño de la interfaz de memoria de gran ancho de banda (HBM2) Intel FPGA IP con el simulador Cadence* Xcexpert*.
Para solucionar este problema en la Intel® Quartus® Software Prime Pro Edition versión 21.1, siga los pasos a continuación:
- Vaya a /sim/ed_sim/sim/xce sincronizado/
- Abra xcelium_setup.sh con su editor de texto preferido
- Localice la línea "USER_DEFINED_ELAB_OPTIONS" y añada la opción "1ps/1ps a escala de tiempo". Después de editar xcelium_setup.sh, la línea "USER_DEFINED_ELAB_OPTIONS" tendrá el siguiente aspecto: USER_DEFINED_ELAB_OPTIONS="-escala de tiempo 1ps/1ps"
- Ejecutar ./xcelium_setup.sh
Este problema se ha solucionado a partir de la Intel® Quartus® versión 21.3 del software Prime Pro Edition.