ID del artículo: 000085879 Tipo de contenido: Resolución de problemas Última revisión: 04/03/2023

¿Por qué recibo datos de lectura incorrecta de mi RAM de puerto doble simple cuando se invierte la señal 1 del reloj?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descripción

    Debido a un problema en la versión 19.3 y posteriores del software Intel® Quartus® Prime Pro Edition, los datos de lectura de RAM simple de doble puerto Intel Agilex® 7 FPGA M20K pueden ser incorrectos cuando se configuran de la siguiente manera:

    Puerto:

    El clocken1 se invierte

    Parámetros:

    altera_syncram_component.intended_device_family = "Agilex"
    altera_syncram_component.operation_mode = " DUAL_PORT "
    altera_syncram_component.ram_block_type = "M20K"
    altera_syncram_component.clock_enable_input_b = "BYPASS"
    altera_syncram_component.clock_enable_output_b = "NORMAL"
    altera_syncram_component.address_reg_b = "CLOCK1"
    altera_syncram_component.outdata_reg_b = "CLOCK1"

     

    Resolución

    Para solucionar este problema, descargue e instale el parche adecuado.

    Descargue e instale el siguiente parche 0.31 para el software Intel® Quartus® Prime Pro Edition v20.4:

    Descargue e instale el siguiente parche 0.02 para el software Intel Quartus Prime Pro Edition v21.1:

    Este problema se ha solucionado a partir de Intel Quartus software Prime Pro Edition v21.2.

    Productos relacionados

    Este artículo se aplica a 1 productos

    Mostrar todo

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.