Cuando cambie el dispositivo de destino del ejemplo de diseño de Intel® FPGA IP Ethernet MAC y PHY de 40 y 100 Gbps, debe eliminar todas las asignaciones de ubicación cuando se le solicite. Sin embargo, aún encontrará errores de ajuste para asignaciones ilegales de pines. Un ejemplo de mensaje de error es el siguiente:
Error (171016): No se puede colocar el nodo "cfp_mod_lopwr" -- asignación de ubicación ilegal PIN_AW37.
Este mensaje de error se produce porque las restricciones del ejemplo de diseño se dividen en dos archivos de archivo de configuración de Quartus® II (.qsf). El primer archivo .qsf es el archivo .qsf principal del proyecto (<variación>_example/example_design/<coincidencia>_top_sv/<coincidencia>_top_sv.qsf). En este archivo .qsf verá una referencia al segundo archivo .qsf (<variación>_example/example_design/common/common_settings_sv.qsf) de la siguiente manera:
Fuente.. /common/common_settings_sv.qsf
Este segundo .qsf contiene todas las restricciones de ubicación específicas de la placa de desarrollo de ejemplo de diseño.
Elimine todas las restricciones de ubicación del archivo <variation>_example/example_design/common/common_settings_sv.qsf y vuelva a compilar el diseño.