Debido a un problema en el software Intel® Quartus® Prime Pro Edition versión 19.1.1 y versiones anteriores, una variante multicanal 10/25G con PTP activado y la "Restricción de ubicación de canal PTP" de "EHIP1/3" para variantes multicanal de la PI dura E-Tile para Ethernet Intel® Stratix® 10 FPGA IP fallará en el instalador.
El error de ajustador toma el siguiente formulario:
Error(15744): En atom 'av_top|alt_ehipc3_0|alt_ehipc3_hard_inst| EHIP_CORE.c3_ehip_core_inst'
La configuración debe coincidir con una o más de estas condiciones:
( topología != ELANE_1CH_PTP ) OR (topología != ELANE_1CH_PTP)
Sin embargo, las siguientes asignaciones infringen las condiciones anteriores:
topología = ELANE_1CH_PTP
En atom 'av_top|alt_ehipc3_0|alt_ehipc3_hard_inst|SL_NPHY.altera_xcvr_native_inst|alt_ehipc3_nphy_elane|g_xcvr_native_insts[0].ct3_xcvr_native_inst|inst_ct3_xcvr_channel|inst_ct3_hssi_ehip_lane'
Error(15744): La configuración debe coincidir con una o más de estas condiciones:
( topología != ELANE_1CH_PTP ) OR (topología != ELANE_1CH_PTP)
Sin embargo, las siguientes asignaciones infringen las condiciones anteriores:
topología = ELANE_1CH_PTP
Para solucionar este problema, seleccione la "Restricción de ubicación de canal PTP" de la opción "EHIP0/2" en la GUI y modifique el pin del dispositivo como corresponda.