ID del artículo: 000078481 Tipo de contenido: Resolución de problemas Última revisión: 03/08/2023

¿Por qué no se pueden cambiar los parámetros PLL fraccionarios (fPLL) mediante el Editor de propiedades de recursos o el Planificador de chip cuando se dirige a dispositivos Stratix® V, Arria® V o Cyclone® V?

Entorno

  • Software Intel® Quartus® II
  • Transceptor Arria® V FPGA IP Intel® PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    No es posible editar los parámetros de fPLLs utilizando el Editor de propiedades de recursos o el Planificador de chip en el software Quartus® II cuando se diseña con dispositivos Stratix® V, Arria® V o Cyclone® V.

    Resolución

    Utilice la función de reconfiguración de PLL para actualizar dinámicamente los parámetros fPLL.

    Para obtener más información, consulte AN661: Implementación de la reconfiguración fraccional de PLL con Altera PLL y Altera megafunciones de reconfiguración de PLL (PDF)

    Productos relacionados

    Este artículo se aplica a 11 productos

    Mostrar todo

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.